典型文献
万兆网卡设计中PCIE4.0接口信号完整性仿真分析
文献摘要:
由于目前已有的PCIE接口信号完整性仿真精度和可靠性较低,建立了一种新的PCIE4.0信号通道链路模型和仿真分析方法.通过仿真软件POWERSI对万兆网卡PCB建立x4 PCIE 4.0信号通道链路模型;利用已建立的模型在ADS软件中进行时域、频域和回环仿真;对仿真得到的回波损耗、插入损耗和眼图进行分析,判断PCIE 4.0信号走线是否满足设计要求.通过该方法得到的8对PCIE 4.0差分信号的回波损耗均小于-6dB,插入损耗均大于-28dB,眼图的眼宽和眼高均大于0.3 UI和15 mV,满足PCIE4.0协议规范的要求,与已有的仿真结果相比,该方法的可靠性更高.
文献关键词:
PCIE4.0;信号完整性;回波损耗;插入损耗;眼图
中图分类号:
作者姓名:
李开杰;林凡淼;郁文君;张恒
作者机构:
中科芯集成电路有限公司,江苏无锡 214072
文献出处:
引用格式:
[1]李开杰;林凡淼;郁文君;张恒-.万兆网卡设计中PCIE4.0接口信号完整性仿真分析)[J].电子与封装,2022(12):31-39
A类:
PCIE4,POWERSI
B类:
网卡,接口信号,信号完整性,仿真精度,链路,模型和仿真,仿真分析方法,PCB,x4,ADS,频域,回环,真得,回波损耗,插入损耗,眼图,差分信号,6dB,28dB,UI,mV
AB值:
0.325938
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。