FAILED
首站-论文投稿智能助手
典型文献
一种10位高速Pipeline-SAR混合型ADC设计
文献摘要:
基于180 nmCMOS工艺,设计了一种无残差放大的10位100 MS/s流水线与逐次逼近混合型ADC.采用两级流水线-逐次逼近混合型结构,第一级完成4位粗量化转换,第二级完成6位细量化转换.为了降低整体电路功耗,采用单调式电容控制切换方式,两级之间残差电压采用采样开关电荷共享方式实现.采用异步时序控制逻辑,进一步提升了能量利用率和转换速度.后仿真结果表明,在100 MS/s奈奎斯特采样率下,有效位数为9.39 bit,信噪失真比为58.34 dB,1.8 V电源电压下整体功耗为5.9 mW.
文献关键词:
流水线与逐次逼近混合型ADC;电荷重分配;单调式开关切换
作者姓名:
李霄;李潇然;张浩;杨佳衡;张蕾
作者机构:
中国电子科技集团公司信息科学研究院,北京100086;北京理工大学集成电路与电子学院,北京100081
文献出处:
引用格式:
[1]李霄;李潇然;张浩;杨佳衡;张蕾-.一种10位高速Pipeline-SAR混合型ADC设计)[J].微电子学,2022(04):603-607
A类:
电荷共享,单调式开关切换
B类:
Pipeline,SAR,混合型,ADC,nmCMOS,流水线,逐次逼近,两级,第一级,第二级,细量,功耗,电容控制,控制切换,切换方式,共享方式,异步,时序控制,控制逻辑,能量利用率,换速,奎斯特,采样率,有效位数,bit,信噪失真比,dB,电源电压,mW,电荷重分配
AB值:
0.429911
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。