首站-论文投稿智能助手
典型文献
基于忆阻器的组合逻辑电路设计
文献摘要:
基于忆阻器的数字逻辑电路为探索先进的计算体系结构开辟了新的途径.在多种基于忆阻器的逻辑设计方法中,忆阻器比例逻辑(MRL)可以与传统CMOS工艺兼容制备出基本的门电路元件.简化了 CMOS结构,仅单独使用NMOS管与忆阻器级联可以实现各种逻辑门单元.随后根据所提出的方案设计了编码器、解码器、全加器、乘法器等,并使用LTspice软件进行信号仿真,模拟结果与真值表完全一致.与传统的逻辑电路进行比较,该设计方案大量节省了元件数量,并且部分电路设计不需要为晶体管提供额外的独立电源,因此应用在更复杂的电路中可以大大节省芯片集成面积,为传统集成电路技术提供了一种有前途的替代方案.
文献关键词:
忆阻器;组合逻辑;LTspice仿真;异或门;全加器
作者姓名:
姬超;李拓;邹晓峰;张璐
作者机构:
高效能服务器和存储技术国家重点实验室,济南 250013;山东浪潮人工智能研究院有限公司,济南 250013
文献出处:
引用格式:
[1]姬超;李拓;邹晓峰;张璐-.基于忆阻器的组合逻辑电路设计)[J].半导体技术,2022(08):649-659
A类:
B类:
忆阻器,组合逻辑电路,电路设计,数字逻辑电路,计算体系,体系结构,逻辑设计,MRL,CMOS,工艺兼容,门电路,NMOS,逻辑门,编码器,解码器,全加器,乘法器,LTspice,信号仿真,真值表,完全一致,件数,晶体管,独立电源,大节,集成电路,前途,替代方案,异或门
AB值:
0.412486
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。