FAILED
首站-论文投稿智能助手
典型文献
一种高速低噪声时钟扇出器的设计
文献摘要:
面向多通道超高速数据采集设备对高性能分配器的需求,提出了一种低抖动、低延迟、高稳定性的射频时钟扇出器结构.有两组输入时钟端口可供选择,内部采用无运放结构的带隙基准电路,提供精确偏置电压,最高支持10路LVPECL电平输出.端口采用优化的斜边叉指型二极管ESD保护结构,提升电路的ESD保护性能.该时钟扇出器电路基于180 nm SiGe工艺设计流片.经测试,3.3 V电源电压条件下,最高工作频率为5 GHz;在122.08 MHz载频下,测得附加相位噪声为-128.09 dBc/Hz@10 Hz、-160.75 dBc/Hz@1 MHz;从10kHz到20 MHz积分,附加抖动为21 fs RMS;常温25℃下测得,最大输出通道间偏斜为30 ps,传输延迟80 ps;ESD保护电压为4500 V.
文献关键词:
扇出器;低抖动;低延迟;附加相位噪声;防静电保护
作者姓名:
蒋颖丹;于宗光;吴舒桐;万书芹
作者机构:
中国电子科技集团公司 第五十八研究所,江苏 无锡214000;南京大学电子科学与工程学院,江苏 南京210023
文献出处:
引用格式:
[1]蒋颖丹;于宗光;吴舒桐;万书芹-.一种高速低噪声时钟扇出器的设计)[J].电子器件,2022(06):1279-1283
A类:
扇出器,LVPECL,防静电保护
B类:
低噪声,时钟,多通道,超高速,高速数据采集,分配器,低抖动,低延迟,高稳定性,端口,供选择,运放,带隙基准,供精,偏置电压,高支,电平,斜边,二极管,ESD,路基,SiGe,工艺设计,流片,电源电压,压条,工作频率,GHz,MHz,载频,附加相位噪声,dBc,10kHz,fs,RMS,大输,偏斜,ps,传输延迟
AB值:
0.387729
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。