首站-论文投稿智能助手
典型文献
一种高性能小数级联型锁相环电路
文献摘要:
提出了一种低抖动、高频率分辨率、快速锁定的小数级联型锁相环.采用倍乘型延迟锁定环和基于和差调制器(DSM)的相位选择器实现小数倍频,并通过级联一个高带宽的整数型锁相环抬升频率且实现对DSM量化噪声的进一步滤除.基于TSMC 65 nmCMOS工艺,面积为0.27 mm2,输出频率为1.064~1.936 GHz.通过电路仿真输入100 MHz参考频率,PLL的1.872 GHz输出频率在300 ns以内完成锁定,1.2 V电源电压下整体功耗为8.6 mW.此时频率分辨率约1 kHz,1 kHz~100 MHz的积分范围内均方根抖动为1.32 ps.
文献关键词:
级联型锁相环;低抖动;高频率分辨率;快速锁定
作者姓名:
滕海林;孟煦;王晓蕾
作者机构:
合肥工业大学微电子设计研究所教育部IC设计网上合作研发中心,合肥230601
文献出处:
引用格式:
[1]滕海林;孟煦;王晓蕾-.一种高性能小数级联型锁相环电路)[J].微电子学,2022(06):967-973
A类:
级联型锁相环,整数型
B类:
小数,数级,低抖动,高频率分辨率,快速锁定,差调制,调制器,DSM,选择器,数倍,倍频,高带宽,抬升,量化噪声,滤除,TSMC,nmCMOS,mm2,GHz,电路仿真,MHz,PLL,ns,电源电压,功耗,mW,时频,kHz,ps
AB值:
0.369159
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。