典型文献
一种环路带宽自适应调整的时钟数据恢复电路
文献摘要:
针对SONTE OC-192、PCIE3.0、USB3.2等协议在串行时钟数据恢复时对抖动容限、环路稳定时间的要求,提出了 一种环路带宽 自适应调整、半速率相位插值的时钟数据恢复电路(CDR).设计了 自适应控制电路,能适时动态调整环路带宽,实现串行信号时钟恢复过程中环路的快速稳定,提高了时钟数据恢复电路抖动容限.增加了补偿型相位插值控制器,进一步降低了数据接收误码率.该CDR电路基于55 nm CMOS工艺设计,数据输入范围为8~11.5 Gbit/s.采用随机码PRBS31对CDR电路的仿真测试结果表明,稳定时间小于400 ns,输入抖动容限大于0.55UI@10 MHz,功耗小于 23 mW.
文献关键词:
时钟数据恢复;自适应;相位插值
中图分类号:
作者姓名:
常承;韦保林;韦雪明;侯伶俐;徐卫林
作者机构:
桂林电子科技大学广西无线宽带通信与信号处理重点实验室,广西桂林541004;成都华微电子科技有限公司,成都610041
文献出处:
引用格式:
[1]常承;韦保林;韦雪明;侯伶俐;徐卫林-.一种环路带宽自适应调整的时钟数据恢复电路)[J].微电子学,2022(04):656-662
A类:
时钟数据恢复,时钟数据恢复电路,SONTE,PCIE3,PRBS31,55UI
B类:
环路,自适应调整,OC,USB3,串行,抖动,动容,容限,稳定时间,相位插值,CDR,自适应控制,控制电路,整环,时钟恢复,恢复过程,中环,数据接收,误码率,路基,CMOS,工艺设计,Gbit,随机码,仿真测试,ns,MHz,功耗,mW
AB值:
0.263458
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。