典型文献
基于MASH结构的24 bit ∑-△ A/D转换器
文献摘要:
设计了一种离散时间型24位∑-△ A/D转换器.该A/D转换器基于级联噪声整形(MASH)结构设计,整个转换器由前置可编程增益放大器、级联调制器和数字抽取滤波器等模块组成.该A/D转换器采用标准0.18 μm CMOS工艺实现,版图总面积为6 mm2.测试结果表明,在16 kS/s输出数据速率下,该A/D转换器的信噪比为106 dB,无杂散动态范围为110 dB,功耗仅为 20 mW.
文献关键词:
∑-△ A/D转换器;∑-△调制器;级联MASH;噪声整形;双采样
中图分类号:
作者姓名:
沈晓峰;李梁;付东兵;王友华;朱璨
作者机构:
中国电子科技集团公司第二十四研究所,重庆400060;模拟集成电路国家级重点实验室,重庆400060
文献出处:
引用格式:
[1]沈晓峰;李梁;付东兵;王友华;朱璨-.基于MASH结构的24 bit ∑-△ A/D转换器)[J].微电子学,2022(02):223-228
A类:
数字抽取滤波器,kS
B类:
MASH,bit,转换器,离散时间,噪声整形,可编程,放大器,联调,调制器,采用标准,CMOS,版图,总面积,mm2,数据速率,dB,无杂散动态范围,功耗,mW,双采样
AB值:
0.367144
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。