首站-论文投稿智能助手
典型文献
高速TIADC采集系统中数字下变频电路设计
文献摘要:
分析了数字下变频的原理,设计实现了能进行1、2、4、8等可选抽取倍数的高速数字下变频系统.对系统中的混频器和滤波器进行了优化设计.采用基4布斯编码和4-2压缩器,缩短混频器中的关键路径;引入基于Horner法则和子表达式共享的正则有符号数(CSD)编码,减小滤波器的硬件消耗.设计的数字下变频系统用于四通道、560 MHz 14位时间交织模数转换器(TIADC),并基于FPGA完成功能验证.结果表明,当输入信号频率为380 MHz、抽取倍数为8时,I/Q两路信号的无杂散动态范围(SFDR)在90 dB以上.
文献关键词:
数字下变频;半带滤波器;混频器;高速数据采集
作者姓名:
王舰;陈红梅;张昊哲;王兰雨;尹勇生
作者机构:
合肥工业大学微电子设计研究所,合肥230601;合肥工业大学教育部IC设计网上合作研发中心,合肥230601
文献出处:
引用格式:
[1]王舰;陈红梅;张昊哲;王兰雨;尹勇生-.高速TIADC采集系统中数字下变频电路设计)[J].微电子学,2022(03):418-424
A类:
TIADC
B类:
采集系统,数字下变频,电路设计,设计实现,倍数,变频系统,混频器,布斯,压缩器,关键路径,Horner,正则,号数,CSD,四通道,MHz,时间交织,模数转换器,FPGA,功能验证,两路,无杂散动态范围,SFDR,dB,半带滤波器,高速数据采集
AB值:
0.371433
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。