首站-论文投稿智能助手
典型文献
5G功放DPD的FPGA宽带实现及自动优化
文献摘要:
5G宽带功放数字预失真器(DPD)的FPGA实现过程中,常遇到数字处理带宽不够和资源有限问题,对此,文中提出一种基于双路并行数据流的数字预失真带宽扩展方法和基于Zynq Ultrascale+MPSoC的自动化模型优化验证方法,可快速实现对5G宽带功放线性化方案的优化.使用该并行处理结构的数字预失真器,克服了数字电路最大时钟频率造成的对FPGA线性化带宽的限制,使得数字预失真电路在每个时钟周期内可以处理更多的数据,不仅有效地增加了数字处理带宽,而且降低了 DPD的功耗.然而,这种带宽增加以消耗更多硬件资源为代价,对此,文中同时提出了对预失真非线性模型的在线自动优化方法,以简化非线性模型、降低DPD的硬件资源开销.最后,在Zynq Ul-trascale+FPGA实验平台上实现了具有两路并行数据处理的I-MSA自优化数字预失真电路,采用100 MHz的5G新无线电(NR)信号在2.6 GHz功率放大器上进行线性化实验验证,获得了满意的预失真性能,验证了所提方法的有效性.
文献关键词:
5G功放;数字预失真器;预失真;线性化;现场可编程门阵列
作者姓名:
苗德华;刘太君;胡克佳;叶焱;许高明
作者机构:
宁波大学信息科学与工程学院,宁波315211;西北工业大学宁波研究院,宁波315048
文献出处:
引用格式:
[1]苗德华;刘太君;胡克佳;叶焱;许高明-.5G功放DPD的FPGA宽带实现及自动优化)[J].微波学报,2022(06):61-66
A类:
trascale+FPGA
B类:
功放,DPD,宽带,自动优化,数字预失真器,实现过程,字处理,双路,数据流,带宽扩展,Zynq,Ultrascale+MPSoC,模型优化,化验,验证方法,快速实现,放线,线性化,方案的优化,并行处理,处理结构,数字电路,时钟,得数,功耗,硬件资源,非线性模型,开销,实验平台,两路,MSA,自优化,MHz,无线电,NR,GHz,功率放大器,化实验,真性,现场可编程门阵列
AB值:
0.301213
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。