典型文献
高线性度大摆幅56 Gbit/s PAM4驱动电路设计
文献摘要:
面向高速串行接口发送端应用,设计了具有二阶去加重均衡功能的高线性度大摆幅四电平脉冲幅度调制(4 pulse amplitude modulation,PAM4)电压模驱动电路.采用查表的方式对信道损耗进行灵活补偿;在输出端并联两个电阻解决传统电压模驱动电路设计中线性度较低的问题;采用反相器堆叠的推挽式结构实现了高输出摆幅;提出一种新型电平转移电路,解决了连续0或1数字码产生的直流电平漂移问题.仿真结果表明,驱动电路的电平失配率为97.9%,去加重均衡实现6.6 dB、13 dB和19.6 dB三种去加重级数,差分输出摆幅为2 V,功耗效率为2.3 mW/(Gbit/s).
文献关键词:
四电平脉冲调制;去加重;高线性度;大摆幅;电压模驱动电路
中图分类号:
作者姓名:
易璐茗;祁楠;杨骁
作者机构:
华侨大学信息科学与工程学院,福建 厦门361021;中国科学院半导体研究所,北京100083;中国科学院大学,北京100049
文献出处:
引用格式:
[1]易璐茗;祁楠;杨骁-.高线性度大摆幅56 Gbit/s PAM4驱动电路设计)[J].集美大学学报(自然科学版),2022(05):474-480
A类:
去加重,电压模驱动电路,四电平脉冲调制
B类:
高线性度,大摆幅,Gbit,PAM4,电路设计,高速串行接口,发送端,脉冲幅度调制,pulse,amplitude,modulation,信道,输出端,中线,反相器,堆叠,推挽式,式结构,高输出,字码,直流电,漂移,失配,dB,差分输出,功耗,mW
AB值:
0.27566
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。