典型文献
基于Xilinx UltraScale+VU9P FPGA的SoC原型验证系统研究
文献摘要:
为应对SoC设计规模增大、功能复杂化带来的芯片验证耗时太长的问题,通过讨论SoC系统与FPGA原型核心板资源的架构,按照从ASIC到FPGA的移植原理,设计实现一种基于Xilinx UltraScale+VU9P FPGA的原型验证系统.系统基于Xilinx Vivado工具完成逻辑综合、实现,并完成硬件子系统设计.使用逻辑电平转换器芯片,将FPGA原型的1.8 V转换为SoC设计IO为3.3 V电平的PAD,实现对3.3 V标准电平的兼容.通过实验,在该系统上完成了大规模高性能SoC的软硬件协同验证,结果表明系统实现设计预期功能,有助于加快芯片整体的验证速度.
文献关键词:
SoC设计;FPGA原型验证;软硬件协同验证
中图分类号:
作者姓名:
丁岩;王一鸣
作者机构:
中国电子科技集团公司第四十七研究所,沈阳110000
文献出处:
引用格式:
[1]丁岩;王一鸣-.基于Xilinx UltraScale+VU9P FPGA的SoC原型验证系统研究)[J].微处理机,2022(04):30-33
A类:
UltraScale+VU9P
B类:
Xilinx,FPGA,SoC,原型验证,验证系统,设计规模,芯片验证,太长,核心板,ASIC,设计实现,Vivado,逻辑综合,子系统设计,电平转换,转换器,IO,PAD,软硬件协同验证,系统实现
AB值:
0.364857
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。