典型文献
基于新型并行LMS算法的数字预失真器设计
文献摘要:
针对功放(Power Amplifier,PA)非线性失真问题,提出了一种运用于数字预失真器(Digital Predistorter,DPD)中的新型最小均方(Least Mean Square,LMS)自适应算法结构.该算法的主要特点是用3个独立并行实数滤波器支路结构实现一个复数滤波器.相比于传统LMS算法,这种结构能够极大地减小算法的实现复杂度,缩减现场可编程门阵列(Field Programmable Gate Array,FPGA)和数字信号处理器(Digital Signal Processor,DSP)的硬件实现资源.实验结果表明,使用这种算法结构的DPD能够显著地提高功放的线性度.
文献关键词:
数字预失真器;功放;最小均方;并行滤波器
中图分类号:
作者姓名:
曾德军
作者机构:
中国西南电子技术研究所,四川 成都 611731
文献出处:
引用格式:
[1]曾德军-.基于新型并行LMS算法的数字预失真器设计)[J].通信技术,2022(06):801-806
A类:
Predistorter,并行滤波器
B类:
LMS,数字预失真器,Power,Amplifier,PA,非线性失真,真问题,Digital,DPD,最小均方,Least,Mean,Square,自适应算法,算法结构,实数,支路,复数滤波器,现场可编程门阵列,Field,Programmable,Gate,Array,FPGA,数字信号处理器,Signal,Processor,DSP,硬件实现,高功放,线性度
AB值:
0.372967
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。