典型文献
一种合并状态度量计算的高效并行Turbo码译码器结构设计及FPGA实现
文献摘要:
为满足无线通信中高吞吐、低功耗的要求,并行译码器的结构设计得到了广泛的关注.基于并行Turbo码译码算法,研究了前后向度量计算中的对称性,提出了一种基于前后向合并计算的高效并行Turbo码译码器结构设计方案,并进行现场可编程门阵列(field-programmable gate array,FPGA)实现.结果表明,与已有的并行Turbo码译码器结构相比,本文提出的设计结构使状态度量计算模块的逻辑资源降低50%左右,动态功耗在125 MHz频率下降低5.26%,同时译码性能与并行算法的译码性能接近.
文献关键词:
状态度量合并计算;Turbo码;FPGA实现;并行算法
中图分类号:
作者姓名:
张茜;詹明;章坚武;王富龙;冯云开;唐浩
作者机构:
西南大学,重庆 400715;杭州电子科技大学,浙江 杭州 310018
文献出处:
引用格式:
[1]张茜;詹明;章坚武;王富龙;冯云开;唐浩-.一种合并状态度量计算的高效并行Turbo码译码器结构设计及FPGA实现)[J].电信科学,2022(02):47-58
A类:
行译码器,状态度量合并计算
B类:
Turbo,FPGA,无线通信,吞吐,低功耗,并行译码,译码算法,现场可编程门阵列,field,programmable,gate,array,设计结构,动态功耗,MHz,译码性能,并行算法
AB值:
0.256028
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。