典型文献
一种指令级动态可重构浮点处理器设计
文献摘要:
针对高性能计算中非规则寻址模式任务的加速需求,文章设计了一种指令级动态可重构浮点处理器(dynamically reconfigurable floating-point processor,DRFP),区别于传统的可重构处理器,引入一种基于融合指令的实现方式,使得该处理器兼具动态重构和乱序执行能力.该处理器作为主要计算核心集成于一款异构多核系统芯片,并在Xilinx Ultrascale系列xcvu440的FPGA芯片上进行了原型验证,系统可以稳定工作在120 M Hz.实验结果表明,该处理器在兼顾高性能的同时相较于已有工作能更好地适应非规则运算,且性能提高近3倍.
文献关键词:
高性能计算;指令级;融合指令;乱序;多核系统
中图分类号:
作者姓名:
聂言硕;张多利;孟晓飞;魏可;宋宇鲲
作者机构:
合肥工业大学 电子科学与应用物理学院 ,安徽 合肥 230601;合肥工业大学 教育部 IC 设计网上合作研究中心 ,安徽 合肥230601
文献出处:
引用格式:
[1]聂言硕;张多利;孟晓飞;魏可;宋宇鲲-.一种指令级动态可重构浮点处理器设计)[J].合肥工业大学学报(自然科学版),2022(10):1341-1347
A类:
DRFP,融合指令,Ultrascale,xcvu440
B类:
指令级,动态可重构,浮点,处理器设计,高性能计算,寻址,dynamically,reconfigurable,floating,point,processor,实现方式,得该,该处,动态重构,乱序执行,执行能力,异构多核,多核系统,Xilinx,FPGA,原型验证,工作能,性能提高
AB值:
0.356869
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。