首站-论文投稿智能助手
典型文献
基于FPGA的快速连通域标记算法
文献摘要:
连通域标记是运动目标实时检测系统中的关键部分,从速度和存储空间等方面对已有连通域标记算法优化,可提高系统的实时性.基于此,提出了一种基于现场可编程门阵列(FPGA)的快速连通域标记算法.首先在光栅扫描过程中记录游程行列信息;然后实时合并连通游程信息并提取已结束连通域的特征信息;最后将特征信息叠加在图像上,实现对各连通域的标记.该算法仅通过一次扫描即可得到连通域特征信息,利用FPGA片上随机存取存储器(RAM)地址信息区分各连通域,不产生等价标号与临时标号.实验结果表明,该算法能快速准确地标记各连通域.对于分辨率为1920×1080 pixel的图像,仅需要76.63 kbit的片上RAM资源,单帧处理时间不超过20.76 ms,对于全高清视频输入亦能满足实时性要求.
文献关键词:
图像处理;实时处理;连通域标记;二值图;FPGA
作者姓名:
黄名政;李彬华;王锦良
作者机构:
昆明理工大学信息工程与自动化学院,云南 昆明650500;昆明理工大学云南省计算机技术应用重点实验室,云南 昆明650500
文献出处:
引用格式:
[1]黄名政;李彬华;王锦良-.基于FPGA的快速连通域标记算法)[J].传感技术学报,2022(03):367-375
A类:
B类:
FPGA,连通域标记,运动目标,实时检测系统,从速,存储空间,算法优化,现场可编程门阵列,光栅扫描,游程,行列,特征信息,信息叠加,加在,随机存取存储器,RAM,地址,等价,标号,时标,快速准确,地标,pixel,kbit,单帧,处理时间,ms,全高清,高清视频,实时处理,二值图
AB值:
0.356216
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。